Close

%0 Conference Proceedings
%4 dpi.inpe.br/ambro/1998/05.06.14.50
%2 sid.inpe.br/banon/2001/03.30.15.55.59
%@isbn 85-244-0103-6
%T Uma metodologia de projeto e implementação de operadores para processamento digital de imagens em tempo real usando field programmable gate arrays
%D 1996
%A Barros, Marcelo,
%E Velho, Luiz,
%E Albuquerque, Arnaldo de,
%E Lotufo, Roberto A.,
%B Simpósio Brasileiro de Computação Gráfica e Processamento de Imagens, 9 (SIBGRAPI)
%C Caxambu, MG, Brazil
%8 29 Oct.-1 Nov. 1996
%I Sociedade Brasileira de Computação
%J Porto Alegre
%P 297-304
%S Anais
%1 SBC - Sociedade Brasileira de Computação; UFMG - Universidade Federal de Minas Gerais
%X This paper presents an efficient approach to implement low-level image processing algorithms using a reconfigurable hardware technology. The Xilinx Field Programmable Gate Array (FPGA) circuits are used. We describe a synthesis method to generate separable 2D filter architectures on Xilinx FPGAs is evaluate. Time and area constraints are specially considered. An architecture is proposed which allows real time operation of large kernel filters. We present the implementation of a set of basic operators used to build current linear and non-linear (morphological) 2D filters.
%9 Processamento de Imagens
%@language pt
%3 a68.pdf


Close